SN74LVC1T45DBVR

TEXAS INSTRUMENTSTransceptor de bus de doble alimentación de un solo bit con desplazamiento de nivel de tensión configurable y salidas de 3 estados

Descargar manual de instrucciones

Características para el SN74LVC1T45

  • Protección ESD supera JESD 22:
    • 2000V Human-Body Model (A114-A)
    • 200V Machine Model (A115-A)
    • 1000V Charged-Device Model (C101)
  • Disponible en el paquete Texas Instruments NanoFree™
  • El diseño de doble riel totalmente configurable permite que cada puerto opere en todo el rango de fuente de alimentación de 1.65V a 5.5V
  • Característica de aislamiento VCC – si cualquiera de las entradas VCC está en GND, ambos puertos están en el estado de alta impedancia
  • Circuito de entrada DIR con referencia a VCCA
  • Bajo consumo de energía, ICC máximo de 4µA
  • ±24mA accionamiento de salida a 3.3V
  • Ioff soporta la operación en modo de apagado parcial
  • Velocidades máximas de datos
    • 420Mbps (3.3V to 5V translation)
    • 210Mbps (translate to 3.3V)
    • 140Mbps (translate to 2.5V)
    • 75Mbps (translate to 1.8V)
  • El rendimiento de bloqueo supera los 100mA por JESD 78, Clase II

Descripción del SN74LVC1T45

Este transceptor de bus no inversor de un solo bit utiliza dos raíles de alimentación configurables separados. El puerto A está diseñado para rastrear VCCA. VCCA acepta cualquier voltaje de alimentación de 1.65V a 5.5V. El puerto B está diseñado para rastrear VCCB. VCCB acepta cualquier voltaje de alimentación de 1.65V a 5.5V. Esto permite la traducción bidireccional universal de baja tensión entre cualquiera de los nodos de tensión de 1,8 V, 2,5 V, 3,3 V y 5 V.

El SN74LVC1T45 está diseñado para la comunicación asíncrona entre dos buses de datos. Los niveles lógicos de la entrada de control de dirección (DIR) activan las salidas de puerto B o las salidas de puerto A. El dispositivo transmite datos desde el bus A al bus B cuando se activan las salidas de puerto B y desde el bus B al bus A cuando se activan las salidas de puerto A. El circuito de entrada está siempre activo en ambos puertos A y B y debe tener un nivel lógico ALTO o BAJO aplicado para evitar el exceso de ICC e ICCZ.

El SN74LVC1T45 está diseñado para que la entrada DIR sea alimentada por VCCA. Este dispositivo está totalmente especificado para aplicaciones de apagado parcial utilizando Ioff. El circuito Ioff desactiva las salidas, evitando el retroflujo de corriente dañino a través del dispositivo cuando se apaga. La característica de aislamiento VCC está diseñada de manera que si cualquiera de las entradas VCC está en GND, entonces ambos puertos están en el estado de alta impedancia.

La tecnología de envasado NanoFree™ es un gran avance en los conceptos de envasado de IC, utilizando la matriz como envase.